Actualización de entradas
Bit Override OFF
Fuerce desde un
aparato programador
Resultado de resolver
el programa
ADVERTENCIA: Solamente personal autorizado completamente familiar con todos los aspectos del uso
debe realizar cambios al programa. Asegúrese de considerar seriamente el impacto de
cualquier cambio para reducir al mínimo el riesgo de daños corporales o del equipo.
Comunicación por la barra de la CPU
Es posible transferir datos a y desde la CPU por la barra de la CPU en la placa trasera de la base.
Estos datos son más que estados de E/S. Este tipo de comunicaciones puede ocurrir solamente
en la base (local) de la CPU. Hay una porción del ciclo de ejecución usado para comunicarse
con estos módulos. La CPU ejecuta los pedidos de lectura y escritura durante este segmento.
Por ejemplo, los módulos opcionales tales como H0-CTRIO o F0-CP128 intercambian datos
directamente con la CPU usando esta barra de comunicación en la placa trasera del PLC.
Actualización de la hora y fecha, relevadores especiales y memorias especiales.
Los PLCs DL06 tienen un reloj y calendario en tiempo real interno (hora y fecha con precisión
de hasta segundos) que es accesible al programa de uso. Las direcciones especiales de memoria
V llevan a cabo esta información. Esta porción de ciclo de ejecución se asegura de que estas
memorias se actualizan en cada barrido.También, hay varios relevadores especiales, tales como
relevadores de diagnóstico, etc., que también se actualizan durante este segmento.
Capítulo 3: Especificaciones y operación
X128
...
X2
X1
X0
OFF
...
ON
ON
OFF
Y128
...
Y2
Y1
Y0
OFF
...
ON
ON
OFF
C377
...
C2
C1
C0
OFF
...
ON
OFF
OFF
memoria imagen (ejemplo)
Manual del PLC DL06, 1a. edición en español, 10/04
Actualización de entradas
Bit Override ON
Fuerce desde un
aparato programador
Resultado de resolver
el programa
1
2
3
3
5
6
7
8
9
10
11
12
13
14
A
B
C
D
3–15